FPGA (feldprogrammierbare Logik-Gitter-Reihe) hat hohe Flexibilität und ist für verschiedene Anwendungen wie intelligente Netzwerkkarten und Telekommunikationsnetze ideal. AMD (früher bekannt als Xilinx) gab das späteste Versal FPGAs auf den 27. frei, die entworfen sind simuliert zu werden und geprüft zu werden, bevor der Chip errichtet wird.
Rob Bauer, älteres Produktgruppen-Manager der Reihe AMDs Versal, unterstrich, dass durch diese FPGAs, Chipdesigner digitale Zwillinge oder digitale Versionen von ASICs oder von SOCs schaffen kann, die sind abgeschlossen zu werden, bevor die Chips off-line (tapeout) gehen, das Designern, Softwareentwicklung früher zu überprüfen hilft und zu beginnen, etc.
Dieses wird nur für Chip-Hersteller als moderner Verpackungstechnikübergang zu 2.5D schwieriger und 3D Chipaufbau, Bauer merkte. Chipdesigner tun nicht mehr Überprüfung und Softwareentwicklung für Einzelchipgeräte, aber Multichipgeräte.
Dieses ist auch AMDs Positionierung von seinem Versal erstklassiges VP1902. Die Chipmaße ungefähr 77×77mm, hat 18,5 Million Logikeinheiten, zweimal die des bevorstehenden VU19P, einen engagierten Armkern für Steuerflächenoperationen und ein Bordnetz, zum in Entstörung zu unterstützen.
AMD VP1902 wird festgelegt, um Proben zu den Kunden im dritten Trimester zur Verfügung zu stellen, und wird Anfang 2024 völlig verfügbar sein.
Jedoch eine moderne Soc mit Milliarden Transistoren ist zu simulieren ziemlich Ressource-intensiv. AMD sagte, dass abhängig von der Größe und die Komplexität des Chips, es möglicherweise muss mehrfache Gestelle und Dutzende oder sogar Hunderte von FPGAs überspannen.
Während AMDs neuestes FPGAs hauptsächlich angestrebte Chip-Hersteller sind, sagt AMD, dass die Chips auch für die Firmen gut angepasst sind, die an Mikroprogrammaufstellungsentwicklung und -prüfung teilnehmen, IP-Block und Subsystemerstausführung, Zusatzüberprüfung und andere Musterbeispiele.
Was Kompatibilität anbetrifft, der neue Chip verwendet die gleiche zugrunde liegende Softwareentwicklungsausrüstung Vivado ml als FPGA. AMD sagte, dass es mit der Führung von EDA-Lieferanten wie Rhythmus, Siemens und Synopsys, Unterstützung für mehr erweiterte Funktionen zu erhöhen funktioniert.